欢迎来到亿配芯城! | 免费注册
你的位置:CPU中央处理器芯片 > 话题标签 > FPGA

FPGA 相关话题

TOPIC

在COVID-19 大流行最严重的时期,全球半导体短缺引发了对假冒芯片的新担忧。其中包括虚假营销、歪曲为回收芯片或使用旧的、假冒的或不完全正确的零件的芯片。 现在,即使芯片短缺 已经开始缓解,一些研究人员仍在追踪一种特定类型芯片——现场可编程门阵列(FPGA)的假货,并致力于寻找更好的方法来识别假货。 FPGA 并不新鲜,但它们很重要。它们的标志性特征是可以在制造后重新配置,这使得它们非常灵活。这种灵活性意味着它们经常出现在对国家安全有直接影响的技术中,包括卫星、军事工具和航空系统。因此,假冒
1 ** 全数字高码率QPSK调制解调软件设计** 1.1 QPSK调制 1.1.1 QPSK调制原理 1.1.2 QPSK并行调制实现 调制信号的符号速率达到500Mbps,根据奈奎斯特采样定理,DA的采样频率采用2Gbps。由于数据速率比较的高,对FPGA运算要求太高,因此在设计过程中,采用并行处理的方式,来减轻对FPGA运算的压力。图1-1为高码率500M QPSK调制实现框图。其实现的原理为将二进制数据流经过QPSK映射后形成I、Q两路基带信号,在经过8倍成型滤波器后,分别与两路正交的
一、TDC计时技术 时间数字转换(Time-to-Digital Converter,TDC)是一种用来测量时间的电路,它将连续的时间信号转换为数字信号,从而实现时间测量的数字化。精密时间间隔测量技术、测量精度通常为亚纳秒级,广泛应用于激光测距、成像、卫星导航、高能物理实验以及医学成像等领域。 常用的TDC计时方法可以在专用集成电路(Application Specific Integrated Circuit,ASIC)中实现,比如德国ACAM公司推出的TDC-GPX系列,同时国内瑞盟科技也
今天介绍另一个比之前功能更全的,基于FPGA做的开源示波器/逻辑分析仪/频谱仪/波形发生器/等等: 特征 ScopeFun是一款经济实惠、开源、一体化的仪器平台。它提供了以下工具: 示波器 频谱分析仪(FFT) 任意波形发生器 逻辑分析仪 数字模式发生器 采样速度快、内存大、噪声低 主要硬件规格为: 两个模拟示波器通道(10 位) 每秒 5 亿个样本 (MSPS) 实时采样率(单通道)/250 MSPS(双通道) 每秒 2.0 千兆样本 (GSPS) 等效时间采样 (ETS) 速率 内存缓冲区
前言 作为基于FPGA的原型设计的倡导者,我们可能会偏向于它的好处,而对其缺陷视而不见,然而,这不是我们的意图。本文系列旨在给一个平衡的观点FPGA-based原型的利弊,说到底,如果他们能通过其他方法器目标会更好地满足,例如使用基于SystemC的虚拟原型,我们不想让人们必须要使用一个长原型项目。 本章将提供基于FPGA的原型设计的目的和局限性。完成本章后,读者应该深入了解基于FPGA的原型设计对系统级验证的适用性和其他目标的适用性。正如我们将在后面的章节中看到的,通过保持专注于原型项目的目
最近出现的 FPGA设计工具和 IP有效减少了计算占用的资源,大大简化了浮点数据通路的实现。而且,与数字信号处理器不同, FPGA能够支持浮点和定点混合工作的 DSP数据通路,实现的性能超过了 100 GFLOPS。在所有信号处理算法中,对于只需要动态范围浮点算法的很多高性能 DSP应用,这是非常重要的优点。选择 FPGA并结合浮点工具和 IP,设计人员能够灵活的处理定点数据宽度、浮点数据精度和达到的性能等级,而这是处理器体系结构所无法实现的。 对于通信、军事、医疗等应用中的很多复杂系统,首先
作者:Stephen Evanczuk 对于希望在边缘的推理处理器上实施人工智能 (AI)算法的设计人员来说,他们正不断面临着降低功耗并缩短开发时间的压力,即使在处理需求不断增加的情况下也是如此。现场可编程门阵列 (FPGA) 为实施边缘 AI所需的神经网络 (NN) 推理引擎提供了特别有效的速度和效率效率组合。然而,对于不熟悉 FPGA 的开发人员来说,传统 FPGA的开发方法可能相当复杂,往往导致他们去选择不太理想的解决方案。 本文将介绍来自 Microchip Technology 的一
一. 简介 由于在项目中需要使用的MPU6050,进行姿态解算,计算中设计到arctan 和 sqr(x*2 + y * 2),这两部分的计算,在了解了一番之后,发现Cordic算法可以很方便的一次性求出这两个这两部分的计算。另外也可以一次性求出sin和cos的值。另外该算法还可以计算其他的一些公式(没做过多的了解)。 二.Cordic算法 该算法的核心实现就是旋转逼近,每次旋转一定的角度,无限的逼近所给定的角度值。 1. 理论基础 首先有向量P0,现在要将其旋转θ角度,到Pm。那么Pm的坐标
呼吸灯主要是利用PWM的方式,在固定的频率下,通过调整占空比的方式来控制LED灯的亮度的变化,从而实现由暗渐亮再由亮渐暗的过程。 呼吸灯的整个FPGA实现流程主要由四个模块组成,分别是计数器模块,调节值产生模块,计数方向模块以及占空比调节模块组成。 计数器模块:计数器设置为五进制计数器,其输出记为counter; 调节值产生模块:为五进制加减计数器,用以产生占空比调节的比较值,其输出记为compare; 计数方向模块:通过高低电平控制调节值产生模块的计数方向,其输出记为flag; 占空比调节模
成为一名说得过去的FPGA设计者,需要练好5项基本功:仿真、综合、时序分析、调试、验证。 需要强调的一点是,以上基本功是针对FPGA设计者来说的,不是针对IC设计者的。对于IC设计,我不懂,所以不敢妄言。 对于FPGA设计者来说,练好这5项基本功,与用好相应的EDA工具是同一过程,对应关系如下: 仿真:Modelsim, Quartus II(Simulator Tool) 综合:Quartus II (Compiler Tool, RTL Viewer, Technology Map Vie